Operativsystemet Windows NT fick ett nytt erkännande i början av maj när Cadence presenterade NT-versioner av simulatorerna Verilog XL plus Verilog XL Turbo.
Verilog XL, med eller utan tillägget Turbo, är idag något av en industristandard för logiksimulering av det hårdvarubeskrivande språket Verilog. Verktygsduon, som hittills bara erbjudits under Unix, toppar listan över Cadence mest sålda produkter och används flitigt vid så kallad sign-off-simulering av asicar, alltså den sista simulering som görs innan kretsen godkänns för tillverkning.
NT-lanseringen ger därför rejäl vind i seglen för den framväxande Windows NT- marknaden. Men för ett verkligt genombrott bland asickonstruktörer krävs att även marknadens ledande syntesverktyg, Synopsys Design Compiler, flyttas till PC-världen.
Identiska funktioner
Cadence hoppas att de nya NT-versionerna skall locka konstruktörer som enbart använder persondator såväl som konstruktörer som arbetar i en blandad miljö, med såväl Unix- som Windowsburkar. En konstruktion kan faktiskt flyttas hej vilt mellan de båda operativsystemen eftersom verktygsversionerna använder identiska databaser.
Windowsvarianterna erbjuder även exakt samma funktioner, felsökningsfinesser och pris som Unixföregångarna. Användargränssnitten skiljer däremot en aning.
Verilog XL för Windows NT skall finnas tillgängligt i september för runt 200 000 kronor. Turboversionen blir runt 80 000 kronor dyrare.