Med siktet inställt på den expansiva mobiltelefonimarknaden lanserar Motorola en ny familj digitala signalprocessorer.
Det är en serie snabba kretsar som nu lanseras av Motorola. Familjen DSP56300 består av 24-bitars heltalsprocessorer med en maximal prestanda på 80 miljoner instruktioner per sekund, Mips.
Arkitekturen är modulär. Det innebär att nya modeller kan utvecklas relativt enkelt, eftersom olika block som minnen, timrar och portar kan återanvändas. Man kan därför förvänta sig både en 100 Mips-variant under 1997 liksom en billigare 16-bitars modell nästa år.
DSP56301 är den första kretsen i den nya familjen. Den klarar 80 Mips vid 80 MHz klockfrekvens och 66 Mips vid 66 MHz. Processorn utför alltså en komplett instruktion per klockcykel, vilket är ovanligt. Ofta brukar en instruktion ta flera klockcykler att utföra.
Processorn är helt statisk. Den interna frekvensen kan dras ner till noll för att spara effekt. Dessutom övervakas exekveringen hela tiden. Delar som inte behövs stängs av.
Strömförbrukningen beror på hur mycket man låter kretsen arbeta. Vid 3,3 V är den 1,4 mA per Mips och vid 2,7 V 1,1 mA per Mips. Vid den lägre spänningen är dock den maximala hastigheten begränsad till 60 Mips.
Basstationer i GSM-systemet är en given tillämpning. En processor kan hantera fyra talkanaler, något som tidigare krävt flera kretsar. Givetvis passar kretsen också i andra kommunikationstillämpningar som videotelefoner, ATM-produkter eller multimedia.
Motorola håller på att utveckla programmoduler och algoritmer för bland annat tal- och kanalkodning i GSM liksom för talkompression och ekoborttagning i ISDN- utrustning.
Produktionen av 66 Mips-varianten startar under fjärde kvartalet och 80 Mips- varianten i mitten av nästa år. Priset hamnar under 50 dollar i kvantiteter på 500 000 exemplar.