Han menar att dessa kretsar har stora fördelar jämfört med såväl asicar som fristående transceivrar, en bedömning han tycks dela med konkurrenterna. Xilinx och Lattice har också lanserat kretsar med inbyggda kanaler för Serdes, (Serializer-deserializers) en allt populärare teknik för snabb seriell dataöverföring över differentiella parledningar.
Alteras nya familj Stratix GX är avsedd för snabb kommunikation via bakplan såväl som mellan kretsar på ett kretskort.
Kretsarna har inbyggda transceiverblock som serialiserar, kodar och avkodar samt synkroniserar data för överföring med hjälp av ett stort antal protokoll som 10 Gigabit Ethernet XAUI, Infiniband och Sonet/SDH. Det finns exempelvis dedicerat kisel som klarar mönsterigenkänning och -sändning för upp till 16 Sonet/SDH-kanaler. Kretsarna kan driva bakplansförbindningar på upp till någon meter.
Minimerad skew
GX-familjen stöder även ett antal snabba parallella protokoll som SPI 4.2, RapidIO och 10 Gigabit Ethernet XCBI.
- Det som går in måste ju komma ut också, konstaterar Hollingworth.
En annan finess är inbyggd så kallad DPA - Dynamic Phase Alignment - som minskar tidsförskjutningen, skew, mellan olika kanaler samt mellan data och klocka, förskjutningar som beror på jitter och på att signalerna färdas olika lång sträcka på kortet.
Sedan finns det naturligtvis programmerbara grindar i kretsarna också. Familjen har tre storleksklasser med 10 570, 25 660 respektive 41 250 logikelement. Den första familjemedlemmen kommer i provexemplar före jul, men tillverkningen drar igång på allvar först under första halvåret år 2003.
Effektförbrukningen utlovas bli 75 mW per kanal, eller 450 mW per gigabittranceiverblock.
Charlotta von Schultz