JavaScript is currently disabled.Please enable it for a better experience of Jumi. Elektroniktidningen
Guidelines for contributing Technical Papers: download PDF

Japanska halvledartillverkaren Renesas presenterar en styrkrets med en Risc V-cpu av egen design.

Det har gått fyra månader sedan Renesas presenterade en egen 32-bitars Risc V-cpu, eller närmare bestämt två: en med 32 register och en med bara 16 vilket gör ytan den upptar 25 procent mindre. De följer profilerna RV32I respektive RV32E. Den senare är en inbyggnadsprofil.

Den nya styrkretsen heter R9A02G021 och riktar sig till utvecklare av inbyggda system, gärna batteridrivna, från IoT-sensorer och konsumentelektronik till medicinsk utrustning och industriella system.

R9A02G021 erbjuder klockhastigheter på upp till 48 MHz med en Coremark/MHz på 3,27 och en strömförbrukning 162 µA/MHz. Den drar 0,3 µA i standby och vaknar på 4 µs.

SRAM är på 16 kbyte och den har 128 kbyte snabbt flash och 4 kbyte flash för datalagring.  Den har tolvbitars-DAC, åttabitars AD-omvandlare och de vanliga seriella gränssnitten.

Drivspänningen är 1,6 V till 5,5 V och den klarar ett arbetsklimat mellan -40 och 125 °C.

Renesas har sedan tidigare flera ASSP:er som använder Risc V-kärnor, för bland annat röststyrning och motorstyrning. Och mikroprocessorfamiljen RZ/Five använder 64-bitars-Risc V-cpuer från Andes.

Renesas spår att Risc V kommer att äga tio procent av den totala MCU-marknaden i slutet av 2029, och att den kommer att fortsätta uppåt därefter.

Prenumerera på Elektroniktidningens nyhetsbrev eller på vårt magasin.


MER LÄSNING:
 
KOMMENTARER
Kommentarer via Disqus

Rainer Raitasuo

Rainer
Raitasuo

+46(0)734-171099 rainer@etn.se
(sälj och marknads­föring)
Per Henricsson

Per
Henricsson
+46(0)734-171303 per@etn.se
(redaktion)

Jan Tångring

Jan
Tångring
+46(0)734-171309 jan@etn.se
(redaktion)