JavaScript is currently disabled.Please enable it for a better experience of Jumi.

Billigare, strömsnålare och bättre signalbehandling. Så presenterar AMD Xilinx de två nya kretsarna i arkitekturen Ultrasoc+ som tillverkas i 16 nm. Det handlar om FPGA:an AU7P respektive systemkretsen ZU3T.

– De visar att vi har en vilja att fortsätta investera i industrimarknaden, att vi lyssnar på kunderna, säger Chetan Khona på Xilinx.

Ett annat sätt att uttrycka saken är att företaget släpper två instegsmodeller som är mindre och därmed billigare än föregångarna. Det handlar om en krets i Zynq-familjen och en i Artix-familjen.

– Artix AU7P har mest in- och utgångar i förhållande till logik, den har lägst effektförbrukning och är billigast. Plus att den har mest minne i förhållande till logik.

Kretsen har 82 k logikceller, 216 DSP-block, 4,9 Mbit blockram, 4 transceivrar på 12,5 Gbit/s och 248 generella in- och utgångar.

– Den är minst i familjen men kommer att bli en av de populäraste.

Den andra nykomlingen är Zynq ZU3P som placerar sig mellan de existerande modellerna ZU3CG och ZU4CG. Nykomlingen har fått åtta transceivrar på 16,3 Gbit/s men de är inte som brukligt kopplade till processorblocket utan till logiken.

Den har 157 k logikceller, 21,2 Mbit RAM-minne, 576 DSP-block och 124 generella in- och utgångar.

– Verktyg kommer nästa år och kisel för ZU3T första halvåret, medan volymproduktionen startar andra halvåret. För AU7P är det andra halvåret 2023 för både sampel och volymproduktion, säger Chetan Khona.

MER LÄSNING:
 
SENASTE KOMMENTARER
Kommentarer via Disqus