JavaScript is currently disabled.Please enable it for a better experience of Jumi. Styrkrets med FPGA-accelerator

Franska Menta har tagit fram ett FPGA-block som kan användas för att avlasta processorer i asicar.
Menta hade världspremiär för sin FPGA-teknik kallad eFPGA på konstruktionsmässan Date i början på mars. Men företaget lämnade få detaljer om tekniken.

– FPGA-leverantörerna erbjuder processorer som implementeras i den rekonfigurerbara logiken. Menta gör tvärt om: vi bäddar in eFPGA i processorerna vilket ger billigare kretsar som är enklare att programmera, säger Laurent Rougé som är vd på Menta i ett pressmedelande.

Tanken är att FPGA-blocket ska avlasta processorn genom att ta hand om beräkningsintensiva uppgifter. Den programmerbara logiken kan konfigureras om under drift för att passa den aktuella uppgiften.

Tekniken ska vara transparent för användaren som alltså kan programmera processorn som vanligt. Men på företagets hemsida finns inga uppgifter om hur stora FPGA-blocken är, vilka halvledarprocesser den fungerar i eller om tekniken skyddas av några patent.

Menta erbjuder eFPGA som ett fristående IP-block som kopplas till systembussen eller som hjälpprocessor till en styrkrets.

Men företaget har också en styrkrets med inbyggt FPGA-block. Det är en 32-bitarskrets som kan klockas i 400 MHz när den tillverkas i en 0,13 um-process.

Prenumerera på Elektroniktidningens nyhetsbrev eller på vårt magasin.


MER LÄSNING:
 
KOMMENTARER
Kommentarer via Disqus

Rainer Raitasuo

Rainer
Raitasuo

+46(0)734-171099 rainer@etn.se
(sälj och marknads­föring)
Per Henricsson

Per
Henricsson
+46(0)734-171303 per@etn.se
(redaktion)

Jan Tångring

Jan
Tångring
+46(0)734-171309 jan@etn.se
(redaktion)