Renesas väljer att använda uppstickar-cpu:n Risc V i en ännu ospecificerad standardkrets som kommer att finnas i provexemplar under andra halvåret nästa år.
Att nu också Renesas väljer att ge Risc V en roll, är ytterligare en fjäder i hatten för den öppna processorarkitekturen. Renesas har valt en 32-bitars Risc V i familjen Andescore, konstruerad av taiwanesiska Andes, som är ledande leverantör av inom Risc V-IP för styrkretsar.
Exakt vilken standardkrets det handlar om för Renesas del, och vad som blir Risc V-kärnans roll i den, säger inte pressmeddelandet. Renesas saluför styrkretsar för kommunikationsprotokoll, motorstyrning, analoga mätningar, sensorer, touch, med mera.
Några stora namn som redan använder Risc V-kärnor i sina kretsar är Rambus, Microchip, Western Digital, Nvidia och Alibaba. De får snart sällskap av Samsung och NXP.