60 procent bättre prestanda i ett antal dsp-algoritmer lovar MIPS att deras två nya processorkärnor ska ge.
74Kc och 74Kf heter de. Den förra är optimerad för heltalsberäkningar. Den senare har även en flyttalsenhet. De kan exekvera samma program som de tidigare 32-bitarna 24K, 24KE och 34K.
MIPS 74Kc och 74Kf
Prestanda: 1,8 DMIPS/MHz
Ordlängd: 32 bitar
Frekvens: minst 1,04 GHz
Kärnans yta: 1,7 mm2
Inklusive cache: 2,5 mm2
Arkitektur: out-of-order assymmetric dual issue
Flyttalsenhet: endast i 74Kf
Rörledningar: Adressgenerering, ALU, heltal och flyttal på 17 steg
Vägvalsgissning: tre gånger 256 rader vägvalshistorik och åtta rader återhoppshistorik
Multitrådad: inte i första generationen
Strömförbrukning: 0,76 mW/MHz
Klockgrindning: finkorning, blocknivå, toppnivå
L2-cachestöd: ja
I-cache: 16-64 kbyte
D-cache: 0-64 kbyte
Process: 65 nm GP TSMC
Raka rör mellan programmet och processorn har hittills varit MIPS motto. Men nu har man – i likhet med CPU-tillverkarna sedan många år – börjat trassla och att kasta om instruktioner och gissa vilka instruktioner som ska exekvera härnäst. Allt för att det ska bli så få tomma luckor i de dubbla rörledningarna som möjligt.
Sådana trix höjer prestanda, men till priset av hackigare drift när gissningarna slår fel och processorn måste backa tillbaka, särkilt som rörledningen nu är på 17 steg mot tidigare 8. Effekten kan vara värd att utvärdera för den som vill använda de nya kärnorna i realtidstillämpningar.
Egna instruktioner kan som tidigare defineras via tekniken CoreExtend.
De tillämpningar som MIPS trummar för är video- och bredbandsutrustning på klientnivå, såsom dvd, tv-mottagare, videoinspelare och bredbandsmodem.
Guldkunden Broadcom licenserade en av de nya kärnorna redan i januari.