Vanligen brukar FPGA-företaget flytta alla sina produktfamiljer från en processnod till nästa. Ibland är de största först ut, ibland de enklaste. Altera överger modellen genom att flytta flaggskeppet Stratix direkt från dagens 28 nm-process till Intels 14 nm-process. Det blir istället mellanklassfamiljen Arria som blir först ut på TSMC:s 20 nm-process.
Bland annat ökar den maximala klockhastigheten från 500 MHz till 1 GHz, antalet maximala logikelement går från 1 till 4 miljoner, Serdesblocken tar klivet från 28 Gbit/s till 56 Gbit/s och familjen går för första gången att få med två hårda Arm-känor av typen Cortex-A9.
Tittar man istället på effektförbrukningen kan man konstatera att den ökar med cirka 30 procent om man pressar kretsarna maximalt. Väljer man däremot att inte ta ut mer prestanda än vad man får med dagens Stratix V så har Stratix 10 bara en tredjedel av effektförbrukningen.
I början av nästa år kommer utvecklingsverktyget Quartus II att stödja Stratix 10 även om de första testkretsarna ska komma mot slutet av året. Strax därefter ska mellanklassfamiljen Arria 10 börja skeppas.
Genom att byta process från 28 nm till 20 nm blir Arria 10 i princip lika bra som dagens toppmodell Stratix V. Det innebär bland annat att det maximala antalet logikelement ligger på en 1,15 miljon och det finns Serdesblock som klarar 28 Gbit/s. Vidare går det att läsa data direkt från DDR4-minnen liksom minneskuber av typen HMC. Dessutom får Arria 10 dubbla Cortex A9-kärnor som kan klockas med 1,5 GHz.
Över tusen kunder har redan börjat designa för Arria 10 och de första samplen kommer i början av nästa år.
– Vi har redan design-wins för 100 Gbit-produkter och produkter till datacenter.
Att Arria och Stratix tar hoppet från fem till tio förklarar Danny Biran så här:
– Räknar man alla generationer sedan vi startade för 30 år sedan så är vi uppe i tio.