Att kombinera FPGA:er med minneskuber är inte nytt i sig men Intel Agilex blir först att använda HBMe, den tredje generationens minneskub. Dessutom är det den första FPGA:an att använda DDR5-minnen.
FPGA:er har fått allt mer minne insprängt bland logiken men det är begränsat i storlek. För Agliex-M handlar det om 370 Mbit med så kallat block RAM plus 40 Mbit med vanligt RAM.
För att förbättra prestanda i datahungriga tillämpningar har Intel lagt in ett eller två HBEe-minnen i kapseln. De rymmer 16 Gbyte vardera. Räcker inte det går det att hämta mer data från externa DDR5-minnen.
Den totala bandbredden till var och en av minneskuberna är 410 GByte/s medan den till de fyra DDR5-kanalerna totalt är 179 GByte/s. Summerar man minnesbandbredden blir det 1,0 TByte/s.
Agilex-M finns in två storlekar vad gäller logiken, 3,245 miljoner logikelement eller 3,851 miljoner logikelement. Vidare finns maximalt 12 300 DSP-block plus transceivrar på 116 Gbit/s och en fyrkärnig 64-bitars Arm Cortex-A53 som kan klockas med 1,41 GHz.
Tillverkningen görs i en process kallad Intel 7 som ger 10 till 15 procent lägre effektförbrukning jämfört med dagens varianter av Agilex, F och I.
Agilex-M börjar sampla mot slutet av året.