Jämfört med föregångaren i Virtex-4-familjen har femman fått bredare dataväg. Multiplikatorerna är numera på 18x25 bitar, föregångaren hade 18x18 bitar. Antalet MAC-block, eller DSP-block som Xilinx kallar dem, går från 192 till 640 beroende på modell. Dessutom finns det mellan 35 000 och 95 000 logikceller.
Sammantaget ger det en topprestanda på 352 GMAC vid en klockfrekvens på 550 MHz. För att åstadkomma det har MAC-blocken försetts med en snabb buss som binder ihop dem.
– SXL-familjen kan nu användas för flyttalstillämpningar med enkel precision.
Dessutom finns det upp till 10,3 Mbyte med minne. Men intern prestanda är inte allt. För att snabbt kunna skyffla data till och från kretsarna går det att konfigurera olika typer av serieportar med en sammanlagd datahastighet på upp till 102 Gbyte/s. Kretsarna kan bland annat anslutas till omvärlden med CPRI, OBSAI, Serial RapidIO, PCIe och Ethernet.
Så vad kan då SXL-familjen användas till? Ett exempel som John Heighton tar är basbandsprocessningen i en 3G-tillämpning.
– Med en DSP-lösning behövs det fem kretsar som drar 7,25 W och kostar 162 dollar. En SXL-krets kan ersätta alla fem och spara 63 procent av kostnaden, 46 procent av energiförbrukningen och dessutom yta.
Kretsarna stöds av Xilinx utvecklingsverktyg ISE9.1i liksom av företagets DSP-verktyg Xilinx System Generator for DSP och AccelDSP .
Först ut är mellanmodellen SX50T medan den mindre SX35T och större SX95T kommer inom fyra månader.
Priset för SX50T är satt till 299 dollar i volymer och 1000 enheter.