JavaScript is currently disabled.Please enable it for a better experience of Jumi. En FPGA för systemtillämpningar – Elektroniktidningen
torsdag 19 juni 2025 VECKA 25

LatticeSC är en FPGA, som förutom logik- och minnesblocken också har biffiga I/O-block. Dessutom har kretsarna lånat egenskaper från strukturerade asicar.
- Den är designad för tillämpningar som kräver extrem prestanda, säger Lattices Stan Kopec.

Det kan till exempel handla om olika typer av bakplan med snabba seriebussar som PCI Express, Serial RapidIO, Ethernet, Fibre Channel och Sonet/SDH men också snabba minnesbussar som DDR2 och QDR2.

- En nyckelfunktion är att kretsarna klarar parallell kommunikation upp till 2 Gbit/s vilket är klart mer än konkurrenterna. De klarar också seriell kommunikation upp till 3,4 Gbit/s på 32 kanaler samtidigt, säger Stan Kopec.

En intressant nyhet är att företaget lagt in små block av halvfabrikat (structured asic) i det outnyttjade område som normalt bildas i kanten på kretsen mellan I/O-blocken, FPGA-blocken och minnesblocken.

- De ger en halvering av effektförbrukningen, en dubblering av prestanda trots att de bara tar en tiondel av motsvarande FPGA-implementation.

Lattice har döpt den här funktionen till Maco (Masked Array for Cost Optimization) och säljer den som ett tillval. Det finns upp till 12 block som innehåller motsvarande 50 000 asicgrindar, bland annat för PCI Express, Ethernet och SPI4.2.

Priset för LatticeSC börjar på 49 dollar för volymer på 25 000 exemplar. Den som vill ha Maco-blocken får lägga på 10 dollar. Provkretsar finns, volymproduktionen kommer igång 2007.

Prenumerera på Elektroniktidningens nyhetsbrev eller på vårt magasin.


MER LÄSNING:

 
Rainer Raitasuo

Rainer
Raitasuo

+46(0)734-171099 rainer@etn.se
(sälj och marknads­föring)
Per Henricsson

Per
Henricsson
+46(0)734-171303 per@etn.se
(redaktion)

Jan Tångring

Jan
Tångring
+46(0)734-171309 jan@etn.se
(redaktion)

KOMMENTARER
Kommentarer via Disqus


5 banners varav 5 har onclick.