Att på ett optimalt sätt strukturera in- och utgångarna i stora FPGA-er och hantera dessa data mellan FPGA-konstruktionsverktyget och kretskortsverktyget är en ofta manuell och tidsödande konstruktionsuppgift. Det indiska EDA-bolaget Taray säger sig ha löst det problemet med verktyget 7Circuits, som nu börjar säljas på den nordiska marknaden av distributören Gateline.
- Vi kan nu erbjuda ett integrerad flöde för FPGA- och PCB-konstruktion som betyder kortare konstruktionscykler för våra kunder, kommenterar Gatelines vd Hans Lundberg i ett pressmeddelande.
Verktyget genererar en benfördelning som är optimerad både för FPGA:ns innehåll och dess omgivning på mönsterkortet. Programmet använder ett inbyggt FPGA-bibliotek och tar hänsyn till begränsningar som konstruktören anger. Utdata är förutom benfördelningen även schemasymbol och schema som kan användas av såväl system- som mönsterkortskonstruktörer. Programmet tar hänsyn till ändringar som görs under konstruktionsprocessen, vilket minimerar de manuella fel som annars kan inträffa.
Effekten blir enligt Gateline att flera manmånader kan sparas in i projektet, och att konstruktionsmomentet snabbas upp 5-15 gånger - ju fler FPGA:er desto större besparing.
7Circuits har ett nära samarbete med Cadence avdelning för kretskortsverktyg. Cadence är en av Gatelines huvudleverantörer.