Verktygsleverantören Exemplar lanserar ett avskalat FPGA-verktyg för VHDL-nybörjare. Företaget har även en plan för uppgradering i bakfickan.
Ännu ett syntesverktyg för FPGA-konstruktörer såg dagens ljus i början av augusti. Nykomlingen heter VHDL Discovery Kit och kommer från Exemplar Logic, dotterbolag till Mentorägda Antares.
Siktet är inställt på FPGA-konstruktörer som just skall ta steget från schemaritning till syntes. Och knepen för att locka denna grupp är de gängse, alltså lågt pris - runt 25 000 kronor, användarvänlighet samt en multimediakurs för VHDL, i det här fallet från brittiska Esperan.
Exemplars tanke är att VHDL-novisen skall göra sina första syntesförsök med VHDL Discovery Kit för att sedan byta upp sig till företagets mer sofistikerade syntesprodukter som Galileo samt Leonardo, som lanserades i början av sommaren.
När som helst under första året kan användaren uppgradera sin utrustning och då räkna av det pris man redan betalat för VHDL Discovery Kit.
Nykomlingen bygger faktiskt delvis på storebror Galileo. Synteskärnan är exempelvis densamma och det finns ingen övre gräns för konstruktionens storlek.
Men användaren måste låsa sig för ett enda FPGA-bibliotek bland tio möjliga från Actel, Altera, Lucent eller Xilinx. Dessutom saknas en del funktioner, som timingverifiering.
Verktyget, som är Windows NT-baserat, finns tillgängligt redan nu.