Det speciella med dessa är att de kombinerar programmerbar logik med standardlogikceller på samma kiselbricka. FPGA-logiken ger fördelen att den tillåter förändringar i standarden IEEE-802.3ae för 10 Gigabit Ethernet, vilken inte är spikad ännu.
ORLI10G är ett linjegränssnitt som skall stå för förbindning mellan en Mac-enhet (medium access controller) för 10 Gigabit Ethernet, den optiska transmissionen samt mottagarutrustningen.
Kretsen använder det seriella bussgränssnittet XSBI, som hittills accepterats för 10 Gigabit Ethernet, och innehåller 400 000 programmerbara grindar för kundspecifika IP-block.
Den andra kretsen, ORT82G5, är en sändtagare som kan skapa och ta emot ett seriellt flöde. Kretsen innehåller 600 000 programmerbara grindar och åtta kanaler som var och en kan köras med upp till 3,125 Gbit/s.
Både ORLI10G och ORT82G5 tillverkas i Lucents CMOS-process med kanallängden 0,13 µm. Tanken är att ORLI10G skall börja levereras i januari nästa år, medan ORT82G5 skall börja skeppas i mars.
Lucent planerar också att ta fram 40 Gbit/s-varianter av de två kretsarna, men först måste man övergå till att använda andra material än CMOS. Kiselgermanium är ett framtida alternativ.
Anna Wennberg