JavaScript is currently disabled.Please enable it for a better experience of Jumi. Seriegränssnitt förenklar AD- och DA-omvandling
Med det seriella gränssnittet JESD204A och tillhörande protokoll blir kommunikationen mellan AD- och DA-omvandlare och FPGA:er betydligt enklare, mindre ytkrävande och billigare än idag. Det menar NXP som lanserar två sådana 16-bitarsomvandlare - en AD och en DA.
När en AD- eller DA-omvandlare ska anslutas till en FPGA idag används vanligen ett parallellt gränssnitt, med många ledare. Alla dessa ledare måste ha samma längd, vilket resulterar i komplexa kretskort. Att byta omvandlare, exempelvis för att öka upplösningen, kräver därtill att hela mönsterkortet designas om.
 Två ledare räcker
De två ledarna från Virtexkretsen vänsterut är allt som behövs för att ansluta AD-omvandlaren (den svarta kapseln omgiven av fyra gula fyrkanter) Betydligt enklare och billigare än parallellt gränssnitt, menar NXP.

Jedecstandarden JESD204A är ett försök att råda bot på detta. Standarden bygger på ett seriellt gränssnitt där varje kanal har två trådar, samt ett tillhörande överföringsprotokoll. NXP lanserar nu en AD- och DA-omvandlare med tekniken, vilket man säger sig vara först i världen med. Båda har två kanaler med 16 bitars bredd, och båda är kompatibla med FPGA:er från Xilinx, Altera och Lattice. Kretsarna visas upp nästa vecka på International Microwave Symposium i Boston.

En typisk tillämpning är Mimo-baserade basstationskort för LTE, där ett exempel från NXP visar att mönsterkortet går att minska från 16 till 12 lager samtidigt som ytan reduceras med 30 procent och antalet anslutningar minskar med 80 procent. Medicinsk utrustning, höghastighetsinstrument, videosändning och militär datainsamling är andra målgrupper för tekniken.

Standarden klarar datatakter från 312 Mbit/s upp till 3,125 Gbit/s per datalänk, med garanterad prestanda och maximal 10-12 bitfel på avstånd upp till 20 cm.

Andra seriella gränssnitt, som LVDS, ger också en del fördelar jämfört med vanliga parallell kommunikation, som lägre kostnad, mindre kortyta och bättre möjlighet att övervaka signalkvaliteten. Men med JESD204A blir bandbredden ännu högre, den analoga prestandan blir avsevärt bättre och möjligheten att upptäcka transmissionsfel blir större. Dessutom klarar JESD204A längre avstånd på kretskortet jämfört med LVDS. Den totala materialkostnaden (bill of materials) är ungefär densamma.

Noterbart är att strömförbrukningen, enligt NXP, faktiskt minskar en aning med de nya kretsarna jämfört med tidigare versioner. En del av den minskningen kan dock förklaras med att de är tillverkade i 140 nm-teknik, och tidigare versioner är gjorda i 180 nm-teknik.

NXP har såväl utvecklingskort som provkretsar framme för utvalda kunder. Från tredje kvartalet väntas provkretsar bli allmänt tillgängliga. I oktober planerar NXP en större release då omkring 50 nya AD-omvandlare och 20 nya DA-omvandlare ska presenteras, varav flera kommer att använda denna teknik.
MER LÄSNING:
 
KOMMENTARER
Kommentarer via Disqus

Anne-Charlotte Lantz

Anne-Charlotte
Lantz

+46(0)734-171099 ac@etn.se
(sälj och marknads­föring)
Per Henricsson

Per
Henricsson
+46(0)734-171303 per@etn.se
(redaktion)

Jan Tångring

Jan
Tångring
+46(0)734-171309 jan@etn.se
(redaktion)